CI210: Projetos Digitais e Microprocessadores - Turma C

Segundo Semestre, 2013


 

Início

Material de Referência

Anúncios

Feedback


Informação sobre a disciplina

Professora: Michele Nogueira, Ph.D. em Ciência da Computação (ci210.projetos [AT] gmail.com, ramal no DINF : 3412, sala 051)

Dias das aulas: Terças e Quintas, de 13h30 às 15h00, sala PH-01

Horário para atendimento ao aluno: Todas as quintas de 15hs às 16h sob agendamento prévio (Local: Núcleo de Redes Móveis e Redes Avançadas - NR2/DINF)

    **Atendimento realizado no horário indicado acima e sob agendamento prévio de pelo menos 1 dia. Para agendamento do atendimento, enviar impreterivelmente email para ci210.projetos@gmail.com com a indicação [CI210-Atendimento] no campo assunto.     

Monitor: Leonardo Melniski (leomelniski@gmail.com) - sob agendamento prévio (Local: Núcleo de Redes - NR2 no DINF)

Esquema de avaliação: 

        Nota = 0,3*P1 + 0,35*P2 + 0,35*PR

        P1 = Prova Escrita 1
        P2 = Prova Escrita 2
        PR = Projeto com implementação em VHDL e demonstração em dupla

       Não há segunda chamada, exceto nos casos previstos na Resolução 37-97.

        NOTA: Avaliação de acordo com a resolução 37/97 (RESOLUÇÃO Nº 37/97-CEPE) 

Grupo virtual da disciplina

        Página do grupo: http://groups.google.com/group/ci210_2013

        O grupo virtual da disciplina é: ci210_2013@googlegroups.com
        Atenção:

Calendário do curso

#Aula Dia/Mês Assunto Leitura recomendada Atividade
1 27Ago Apresentação da disciplina, explicação da metodologia e revisão de abstração em binário e portas lógicas Cap.1, seções de 1.1 a 1.7 (livro texto 5) Exercícios recomendados: 1.1 a 1.56 (livro texto 5)
2 29 Revisão circuitos básicos combinacionais, propagação de sinais, atrasos Cap.2, seções de 2.1 a 2.9 (livro texto 5) Exercícios recomendados: 2.1 a 2.36 (livro texto 5)
3 03Set Revisão circuitos básicos combinacionais, propagação de sinais, atrasos (continuação) e exercícios circuito combinacional Lista de Exercícios 1 (Entrega dia 17/09/2013)
4 05 Revisão: Circuitos seqüenciais básicos, flip-flops, registradores Cap.3, seções de 3.1 a 3.2 (livro texto 5)
5 10 Introdução ao VHDL - Reposta no dia 21/09 (das 9h ao 12h40, sala PC-03) Cap. 4 - Livro texto 5
6 12 Exercícios em VHDL - Resposta no dia 21/09 (das 9h ao 12h40, sala PC-03) Cap. 4 - Livro texto 5
7 17 Revisão: Máquinas de estados finitas Cap. 3, seções 3.1 a 3.4 (livro texto 5)
8 19 Temporização e metodologia de sincronização Cap. 3, seção 3.5 (livro texto 5)
9 24 Unidade de Lógica e Aritmética, somador de 32 bits Cap. 5 (livro texto 5)
10 26 Deslocamentos, rotação, multiplicador combinacional, exercícios Cap. 5 (livro texto 5)
11 01Out Microcontroladores, circuitos complexos Seção 2.8 - Livro texto 2
12 03 Microcontroladores Seção 2.8 - Livro texto 2
13 08 Exercícios em sala de aula
14 10 Laboratório em VHDL - Local da aula: LAB-4 do DINF
15 15 Prova 1 - local e horário normal de aula
16 17 MIPS: conjunto de instruções, estruturas de dados Seções 2.1 a 2.15 - Livro texto; Cap. 6 - livro texto 5
17 22 MIPS: formato de instruções
18 24 MIPS: conceito de programa armazenado e endereçamentos
19 29 MIPS: desvios, controle de fluxo, iteração Enunciado do Trabalho Prático (Entrega dia 03/12/2013)
20 31 Vistas à prova 1 e Exercícios Exercícios 2.1 a 2.11 do Livro Texto 1 (entregar impresso no dia 07/11/2013)
21 05Nov MIPS: circuito de dados, ULA, LW, SW, desvios
22 07 MIPS: circuito de dados, saltos J, JR, JAL, exercícios
23 12 MIPS: controle - a ser reposta dia 23/11 (9h ao 12h40, sala a definir)
24 14 Sistemas de memória - a ser reposta dia 23/11 (9h ao 12h40, sala a definir)
25 19 Periféricos
26 21 Exercícios
27 26 Prova 2 Veja ordem de apresentação dos trabalhos finais aqui
28 28 Vistas à prova 2 e dúvidas sobre o trabalho
29 03Dez Entrega e demonstração do trabalho
30 05 Demonstração do trabalho
10 Dia considerado sábado pelo calendário acadêmico CEPE 4113
12 Dia considerado sábado pelo calendário acadêmico CEPE 4113
17 Exame final
19 Vistas ao exame final
Total de horas/aula = 60

Frequência

       Veja Seção 2, "da dispensa de frequência", da RESOLUÇÃO Nº 37/97-CEPE, artigos 80, 81, 82 e 83

Conteúdo da disciplina (segundo plano de ensino do BCC)

Estruturas de microcomputadores: microprocessador, memória, entrada e saída. Arquitetura do microprocessador: registradores, indexadores, pilhas, endereçamento. Interfaces: paralelas, seriais, analógicas/digitais. Organização de memórias: RAM, EPROM, EAROM. Aplicações.

Informações gerais

Honestidade acadêmica e comportamento ético são necessários nesta disciplina, assim como é em todas as outras disciplinas do Departamento de Informática da Universidade Federal do Paraná. Veja regimento do BCC. O estudante é incentivado a conversar com o professor sobre qualquer dúvida/problema antes de estendê-lo a outras esferas.
Veja também Orientações da CAPES de combate ao plágio


Copyright@2012 Michele Nogueira